# **MEMORIA**

**GRUPO 4** 

AUTORES: Haizea Bermejo Pascual Marcos Chouciño Grijalbo Tserenlkham Undrakh

Facultad de Informática UPV/EHU Diseño y Construcción de Sistemas Digitales

Fecha de entrega del proyecto: 22 de diciembre Fecha de entrega de la memoria: 12 de enero Fecha de exposición: 19 de enero

### Resumen

## ÍNDICE

| Resumen                                              | 2 |
|------------------------------------------------------|---|
| ÍNDICE                                               | 3 |
| Introducción                                         | 5 |
| Objetivo del proyecto                                | 5 |
| Metodología del proyecto                             | 5 |
| UC+UP                                                | 5 |
| Diseño VHDL                                          | 5 |
| Simulación                                           | 5 |
| Implementación Hardware                              | 5 |
| Test del prototipo                                   | 5 |
| Herramientas de diseño, simulación y validación      | 5 |
| Diseño del sistema                                   | 5 |
| Descripción general del sistema, división en módulos | 5 |
| Descripción de cada módulo                           | 6 |
| LCD_CTRL                                             | 6 |
| Entradas                                             | 6 |
| Salidas                                              |   |
| Funcionalidad                                        |   |
| UC+UP                                                |   |
| descripción                                          |   |
| VHDL                                                 |   |
| Simulación                                           |   |
| LCD_DRAWING                                          |   |
| Entradas                                             |   |
| Salidas                                              |   |
| Funcionalidad                                        |   |
| UC+UP                                                |   |
| descripción                                          |   |
| VHDL                                                 |   |
| Simulación                                           | ۵ |

### Introducción

En este proyecto se diseñará y se desarrollará un sistema digital capaz de controlar una pantalla LT24 para hacer dibujos simples y para enviar una imagen contenida en un fichero. Para ello se dividirá el sistema en tres módulos : LT24Setup inicializará la pantalla LCD, LCD\_CTRL hará las operaciones básicas sobre la pantalla y LCD\_DRAWING hará las operaciones de borrado de pantalla y dibujar una línea.

### Objetivo del proyecto

Crear un sistema digital con estas funcionalidades mínimas: Comando de borrado de pantalla, comando para dibujar una línea, opción de cambio de color y comando para recibir una imagen mediante conexión serie (UART) con una velocidad fija y dibujarla en la pantalla.

### Metodología del proyecto

#### **UC+UP**

El sistema digital se dividirá en tres módulos y los módulos se diseñarán mediante una unidad de control(UC) y una unidad de proceso(UP). La unidad de control controla el funcionamiento de todo el sistema y la unidad de proceso se encarga de ejecutar las señales de control.

### Diseño VHDL

Tras diseñar los módulos del sistema digital se definirá cada uno editándolo mediante el lenguaje de descripción de hardware VHDL y para hacer la edición VHDL se usará la herramienta ModelSim.

#### Simulación

Después de completar la edición de los módulos se harán simulaciones para verificar que su comportamiento es el deseado mediante ModelSim dando valores a las entradas y analizando el cronograma resultante.

### Implementación Hardware

Se hará la síntesis del sistema completo mediante Quartus y después se analizará si las desviaciones del comportamiento ideal, debidas a los retardos de los componentes no incumplen las restricciones temporales. Luego, se procederá a programar el FPGA.

### Test del prototipo

Finalmente, se realizarán pruebas para comprobar el correcto funcionamiento del prototipo.

### Herramientas de diseño, simulación y validación

Edición VHDL y simulación: ModelSim

Síntesis y verificación: Quartus

Hardware de implementación: placa DE1-SoC (FPGA) y pantalla LT24

### Diseño del sistema

### Descripción general del sistema, división en módulos

EL sistema se divide en tres módulos: LT24Setup, LCD\_CTRL y LCD\_DRAWING. El módulo LT24Setup es el responsable de la inicialización de la pantalla LCD, el módulo LCD\_CTRL hace las operaciones básicas sobre la pantalla y el módulo LCD\_DRAWING borra la pantalla o dibuja una línea sobre la pantalla.



### Descripción de cada módulo

### LCD\_CTRL

#### Entradas

• LCD\_Init\_Done: si su valor es 0, indica que la LCD está todavía en proceso de inicialización (el módulo LT24Setup controla esta señal) y no se puede realizar ninguna tarea. Cuando su valor es 1, el módulo LCD\_CTRL podrá realizar las

operaciones básicas.

- OP\_SETCURSOR, XCOL e YROW: las tres entradas están relacionadas, la primera indica que se quiere realizar la operación de posicionamiento del cursor, y las dos siguientes indican la posición concreta. El valor de XCOL estará en el rango 0-239 (8 bits) y el de YROW entre 0-319 (9 bits).
- OP\_DRAWCOLOUR, RGB y NUM\_PIX: las tres entradas están relacionadas, la primera indica que se quiere realizar la operación de colorear pixels, y las dos siguientes indican el color (entrada RGB) y el número de pixels a colorear (entrada NUM PIX).

#### Salidas

- DONE\_CURSOR: indica que ha finalizado la operación de posicionamiento del cursor.
  - DONE\_COLOUR: indica que ha finalizado la operación de dibujar pixels.
  - LCD\_CS\_N, LCD\_WR\_N, LCD\_RS y LCD\_DATA: tanto para realizar la operación de posicionamiento como para la de dibujar, hay que enviar una secuencia concreta de información por esas salidas. Los detalles de esa secuencia están en la guía rápida de la pantalla LT24, y la información recogida en los apartados siguientes se ha obtenido de ahí, puesto que esa información es imprescindible para realizar y entender el diseño del módulo LCD\_CTRL.

#### Funcionalidad

La finalidad de este módulo es la implementación de las operaciones básicas sobre la pantalla:

- Colocar el cursor en la posición X, Y
- dibujar uno (o más) píxeles desde la posición actual.



• En el estado E0 se asegura que la salida LCD\_DATA está a 0 (CL\_LCD\_DATA activado) y se comprueba si la pantalla LCD ya ha sido inicializada (LT24\_Init\_Done). Si todavía no está inicializada no se analiza nada más. Si por el contrario ya está inicializada, se analiza si alguna de las operaciones básicas está siendo solicitada: señales OP\_SETCURSOR y OP\_DRAWCOLOUR. Si la petición de posicionamiento del curso está activada se continúa en el estado E1, y si la señal de dibujar pixels está activada se continúa en el estado E14.

- Operación de posicionamiento del cursor. Para posicionar el cursor hay que controlar el valor de las salidas LCD\_WR\_N, LCD\_CS\_N, LCD\_RS y LCD\_DATA. Las dos primeras las va a generar directamente la unidad de control, pero las otras vendrán del registro de 1 bit y de los multiplexores (ver esquema). La descripción de lo que hay que ir enviando por la salida LCD DATA para posicionar el cursor está bien detallada en el apartado 1.1 y se corresponde con las 6 primeras entradas del multiplexor. Por lo tanto, después de realizar las inicializaciones necesarias en el estado E1, utilizaremos los estados E2, E3, E4, E11, E12 y E13 para realizar esos envíos mediante un bucle. Los tres primeros estados son iguales para todos los envíos, pero dependiendo del dato enviado, es decir, del analizando el valor de QDAT, el siguiente estado podrá ser E13, E12 o E11. El estado E11 es el último estado del bucle. A él se va tras haber realizado toda la secuencia de envíos, y por ello activamos en él la señal DONE\_CURSOR. La diferencia entre E13 y E12 está en el control de la señal LCD\_RS, ya que no tiene el mismo valor en todos los envíos (al enviar 2A o 2B su valor es L, pero al enviar los datos de esos comandos, debe valer H).
- Operación de dibujar pixels. Igual que para el cursor, para dibujar pixels hay que controlar el valor de las salidas LCD\_WR\_N, LCD\_CS\_N, LCD\_RS y LCD\_DATA. Sin embargo, en este caso la secuencia a enviar es más simple (véase el apartado 1.2). Una vez realizadas las las inicializaciones necesarias en el estado E14, se enviará el comando 2C mediante los estados E2, E3, E4 y E5, y después, dentro de un bucle, se utilizarán los estados E6, E7, E8 y E9 para dibujar el número de pixels solicitado. Para controlar el bucle se utiliza el contador descendente, que se va decrementando en cada iteración (DEC\_PIX). Al llegar a 0 (ENDPIX) el bucle finaliza y se va al estado E10 en el que se activa la señal DONE\_COLOUR.

### **PROCESS UNIT**



#### Componentes:

- 3 registros para guardar la información de entrada: XCOL, YROW y RGB.
- Un contador descendente para guardar la entrada NUMPIX. Lo decrementaremos con cada envío del color RGB para saber cuándo se ha finalizado el proceso de dibujar NUMPIX pixels.
- Dos multiplexores y un contador para conseguir el valor adecuado en cada momento en la salida LCD\_DATA. El multiplexor de dos entradas lo utilizamos para poner en la salida o bien el valor 0 o bien el valor que viene de otro multiplexor de 8 entradas. En ese segundo multiplexor tenemos todas las opciones de envío, ya que en las entradas 0-5 se dispone de forma ordenada de la información que hay que enviar para posicionar el cursor (los dos comandos y los parámetros de cada uno); en las

entradas 6-7, la información ordenada que hay que enviar para dibujar pixels (comando y parámetro). El orden es importante, ya que nos permite hacer la selección en el multiplexor a través de un contador: iremos incrementando el contador para ir cambiando la información en el momento adecuado.

- Un descodificador para analizar el valor del contador, ya que según sea el valor se tomarán varias decisiones en el algoritmo de control: continuar o no con los envíos, activar o no la señal RS etc.
- Un registro de 1 bit para determinar el valor de RS.

descripción

**VHDL** 

#### Simulación

#### SETCURSOR:

En la siguiente imagen se puede ver el funcionamiento de LCD\_CTRL cuando se prueba la opción "OP\_SETCURSOR".

Se empieza reseteando la máquina (reset 1) y activando a la vez LCD\_INIT\_DONE y OP\_DRAWCOLOUR, pasandole también datos por las señales XCOY e YROW. Como esperábamos, pasa la señal 2A seguido por los datos relevantes, que en este caso es la señal 0002, posteriormente se manda la señal de control 2B y la otra señal relevante 000F. Una vez terminado la operación se activa la señal DONE\_CURSOR y se vuelve al estado inicial.



#### DRAWCOLOUR:

En la siguiente imagen se puede ver el funcionamiento de LCD\_CTRL cuando se prueba la opción "OP\_DRAWCOLOUR". Se reseteara la maquina y después se activará OP\_DRAWCOLOUR Y LCD\_INIT\_DONE para entrar en ese modo. En la señal data se mandará la señal 2C para indicar el funcionamiento y se enviará la señal cargada por RGB por data un total de 3 veces(indicado por la señal WR\_N). Se manda ese número de veces porque es el indicado por la señal de entrada NUMPIX. Para finalizar se activará la señal DONECOLOR para indicar el final de la operación.



### LCD\_DRAWING

#### Entradas

- DEL SCREEN: Indica que se quiere realizar la operación de borrar la pantalla.
- DRAW\_FIG: Indica que se quiere realizar la operación de dibujar.

- COLOUR\_CODE: Indica el color con el que se quiere colorear los pixels.
- DONE\_CURSOR: Indica que ha finalizado la colocación del cursor.
- DONE\_COLOUR: Indica que ha finalizado la operación de dibujar pixels

#### Salidas

- OP\_SETCURSOR, XCOL e YROW: las tres salidas están relacionadas, la primera indica que se quiere realizar la operación de posicionamiento del cursor, y las dos siguientes indican la posición concreta. El valor de XCOL estará en el rango 0-239 (8 bits) y el de YROW entre 0-319 (9 bits)
- OP\_DRAWCOLOUR, RGB y NUM\_PIX: las tres salidas están relacionadas, la primera indica que se quiere realizar la operación de colorear pixels, y las dos siguientes indican el color (entrada RGB) y el número de pixels a colorear (entrada NUM\_PIX).

#### Funcionalidad

La funcionalidad de este módulo es borrar la pantalla o dibujar una linea sobre la pantalla.



- En el estado E0 se analiza si alguna de las operaciones está siendo solicitada: señales DEL\_SCREEN y DRAWFIG. Si la petición de borrado de pantalla está activada se continúa en el estado E1, y si la señal de dibujar está activada se continúa en el estado E4.
- Operación de borrado de pantalla: Para borrar la pantalla hay que posicionar el cursor en la posición 0,0 y luego pintar todos los pixeles de la pantalla de negro. Para posicionar el cursor hay que controlar las salidas OP\_SETCURSOR, XCOL e YROW. La primera la genera la unidad de control y las otras vienen de dos contadores. Utilizamos el estado E1 para generar las señales XCOL e YROW y en el estado E2 se envía la señal OP\_SETCURSOR.

- Para dibujar los píxeles a negro hay que controlar las salidas OP\_DRAWCOLOUR, RGB y NUM\_PIX. La primera la genera la unidad de control y las otras vienen de los dos multiplexores. Se utiliza el estado E1 para generar la señal RGB y el estado E3 para las señales OP\_DRAWCOLOUR y NUM\_PIX.
- Operación dibujar en la pantalla: Para dibujar una línea en la pantalla hay que posicionar el cursor controlando las señales OP\_SETCURSOR, XCOL e YROW y luego dibujar un pixel con las señales OP\_DRAWCOLOUR, RGB y NUM\_PIX. Esto se hace, dentro de un bucle, mediante los estados E5, E6 y E7 y se controla mediante un contador descendente. Al llegar a 0 se finaliza y se va al estado E0.



UP/D

clk

UP/D

clk

NUM\_PIX

clk

UP/D

0



#### Componentes:

- Un registro y un multiplexor con las opciones de colores para guardar la entrada COLOUR\_CODE y poner en la salida RGB el valor correspondiente.
- Dos contadores para conseguir y controlar las salidas XCOL e YROW.
- Un multiplexor para conseguir el número de píxeles adecuado en la salida NUM\_PIX en cada momento, 1 o 76800.
- Un contador descendente para saber cuando el valor de XCOL =240.

descripción VHDL

Simulación